Thông tin tài liệu

Thông tin siêu dữ liệu biểu ghi
Trường DC Giá trịNgôn ngữ
dc.contributor.advisorThS. Trần Thị Thanh Thủyvi
dc.contributor.authorBùi, Minh Quývi
dc.date.accessioned2025-03-14T04:12:34Z-
dc.date.available2025-03-14T04:12:34Z-
dc.date.issued2025-
dc.identifier.urihttp://dlib.ptit.edu.vn/handle/HVCNBCVT/4560-
dc.description.abstractTrong phạm vi đồ án, việc thiết kế và kiểm thử bộ vi xử lý dựa trên kiến trúc RISC-V đã được thực hiện một cách hệ thống và chi tiết, từ việc tìm hiểu các khái niệm cơ bản về thiết kế vi mạch cho đến triển khai các kỹ thuật kiểm thử tiên tiến như UVM. Các kết quả đạt được cho thấy rằng kiến trúc RISC-V không chỉ mang lại tính đơn giản và hiệu quả mà còn cung cấp nền tảng mạnh mẽ để nghiên cứu và phát triển các hệ thống xử lý hiện đại.vi
dc.formatPDFvi
dc.language.isovivi
dc.publisherHọc viện Công nghệ Bưu chính Viễn thôngvi
dc.subjectvi xử lývi
dc.subjectRISC-Vvi
dc.subjectngôn ngữ Verilogvi
dc.subjectKỹ thuật điện tửvi
dc.subjectĐồ án tốt nghiệpvi
dc.titleThiết kế bộ vi xử lý RISC-V bằng ngôn ngữ Verilogvi
dc.typeTechnical Reportvi
Trong bộ sưu tập: KL - Ngành Công nghệ kỹ thuật điện - điện tử

Danh sách tệp tin đính kèm:
Ảnh bìa
  • Toan van DATN Bui Minh Quy D20DT.pdf
      Restricted Access
    • Dung lượng : 2,58 MB

    • Định dạng : Adobe PDF



  • Xin lỗi! Thư viện chưa thể cung cấp tài liệu bạn yêu cầu vì bạn không thuộc đối tượng phục vụ tài liệu số dạng toàn văn. Bạn có thể tham khảo bản in của tài liệu này tại Phòng đọc Thư viện (Tầng 1 - Nhà A3 hoặc gửi email yêu cầu về địa chỉ: ilc@ptit.edu.vn)